# EJEMPLO DE APLICACIÓN - ADC + UART + LCD - INFORMÁTICA II - UTN FRBA

### 1. OBJETIVOS

- Establecer una Comunicación Serie entre el LPC1769 y la PC.
- Definir un formato de trama para la transmisión de datos (protocolo de comunicación).
- Utilizar el Conversor Analógico Digital (ADC) para obtener muestras de una señal.
- Controlar desde la PC el inicio y detención de la toma de muestras del ADC.
- Transmitir los valores obtenidos a la PC.
- Visualizar en el LCD el estado del sistema y el valor actual de la conversión del ADC.

### 2. DIAGRAMA EN BLOQUES



# 3. HARDWARE UTILIZADO (puntos de interés en el kit)

> Entrada Analógica (EAO) EAO -> PO.31 [ADO.5] (canal 5 del ADC)

> Comunicación Serie (UARTO) Tx0 -> P0.2 [TXD0]

Rx0 -> P0.3 [RXD0]

> LCD (salidas GPIO)

LCD\_E -> P0.4

LCD\_RS -> P2.6

LCD D4 -> P0.5

LCD\_D5 -> P0.10

LCD\_D6 -> P2.4

LCD\_D7 -> P2.5







### 4. DESARROLLO

### Comunicación Serie (UARTO)

Se eligió la siguiente configuración: velocidad 9600bps - 8 bits de DATOS - paridad PAR (EVEN) - 1 bit de STOP

```
void UARTO Init (void)
        //1.- Registro PCONP - bit 3 en 1 habilita la UARTO
        PCONP |= 0 \times 01 << 3;
        //2.- Registro PCLKSELO - bits 6 y 7 en 0 seleccionan que el clk de la UARTO sea 25MHz
        PCLKSEL0 &= \sim (0x03 << 6);
        //3.- Registro UOLCR - trama de 8 bits, 1 bit de stop, paridad par, sin break cond. (DLAB = 1)
        UOLCR = 0x9B;
        //4.- Registros UODLL (0x40010000) y UODLM (0x40010004) - 9600 baudios
        UODLM = 0;
        UODLL = 0xA3;
        //5.- Habilito las funciones especiales de los pines TXO y RXO //TXOD : PIN ?? -> PO[2] SetPINSEL(PO, 2, PINSEL_FUNC1);
        //RX0D : PIN ?? -> P0[3]
        SetPINSEL(P0, 3, PINSEL_FUNC1);
        //6.- Registro UOLCR, pongo DLAB(bit7) en 0
        U0LCR &= \sim (0 \times 01 << 7);
        //7. <u>Habilito las interrupciones de</u> RX y TX <u>en la</u> UARTO (<u>Registro</u> UOIER)
        U0IER = 0x03;
        //8. <u>Habilito la interrupción de la UARTO en el NVIC (Registro ISERO)</u>
        ISER0 |= (1 << 5);
}
Rutina de atención de interrupción de la UARTO:
void UART0_IRQHandler (void)
        uint8 t iir, dato;
        do {
                //Para limpiar los flags de IIR hay que leerlo, una vez que lo leí se resetea.
                iir = UOTTR:
                //THRE (<u>Interrupción por</u> TX)
                if (iir & 0x02) {
                        if(!PopTx(&dato))
                                UOTHR = dato; // hay un dato en el bufferTx para enviar
                        else
                                UARTO_txEnCurso = 0; // si no hay más datos a enviar, limpio el flag
                //Data Ready (<u>Interrupción por</u> RX)
                if ( iir & 0x04 ) {
                        PushRx((uint8 t)UORBR);
                                                        // guardo el dato recibido en el bufferRx
        } while(!(iir & 0x01));
                                         /* me <u>fijo si cuando entré</u> a <u>la</u> ISR <u>había otra</u>
                                         int. pendiente de atención: b0=1 (ocurre únicamente
                                         si dentro del mismo espacio temporal llegan dos
                                         interrupciones a la vez)
}
Función para forzar la transmisión del primer dato (cuando no hay una TX en curso):
// Flag de TX en curso
```

#### Funciones Primitivas: PushTx(), PopTx(), PushRx() y PopRx()

```
// Buffer de Transmisión
uint8 t bufferTx[TXBUFFER SIZE];
// Buffer de Recepción
uint8_t bufferRx[RXBUFFER SIZE];
uint8 t PushTx(uint8 t dato)
       if(tx buffer full)
              return 1;
                              //buffer <u>lleno</u>
       bufferTx[index_tx_in] = dato;
       index_tx_in++;
       index tx in %= TXBUFFER SIZE;
       tx_buffer_empty = 0; //si agrego un dato el buffer ya no está vacío
       if(index_tx_in == index_tx_out)
               tx buffer full = 1; //se = llen\acute{o} el buffer
       if (UARTO txEnCurso == 0) {
               UARTO_txEnCurso = 1; //si no había una TX en curso,
               UARTO StartTx();
                                     //fuerzo el inicio de la TX
                     //dato agregado al buffer
}
uint8 t PopTx(uint8 t *dato)
{
       if(tx buffer empty)
                             //buffer vacío
              return 1;
       *dato = (uint8_t) bufferTx[index_tx_out];
       index tx out++;
       index tx out %= TXBUFFER SIZE;
       tx_buffer_full = 0; //si saco un dato, el buffer ya no está lleno
       if (index_tx_out == index_tx_in)
               tx_buffer_empty = 1; //se_vacio el buffer
       return 0;
                     //dato retirado del buffer
}
uint8 t PushRx (uint8 t dato)
       if(rx buffer full)
                              //buffer <u>lleno</u>
              return 1;
       bufferRx[index_rx_in] = dato;
       index_rx_in ++;
       index_rx_in %= RXBUFFER SIZE;
       rx buffer empty = 0; //si agrego un dato, el buffer ya no está vacío
       if(index_rx_in == index_rx_out)
              rx_buffer_full = 1; //se_flenooreleft el buffer
                     //dato agregado al buffer
       return 0;
}
uint8 t PopRx(uint8 t *dato)
       if(rx buffer empty)
                             //buffer vacío
              return 1;
       *dato = (uint8 t) bufferRx[index rx out];
       index rx out++;
       index_rx_out %= RXBUFFER SIZE;
       rx_buffer_full = 0;
                             //si saco un dato, el buffer ya no está lleno
       if(index_rx_out == index_rx_in)
               rx_buffer_empty = 1; //se vació el buffer
       return 0;
                     //dato retirado del buffer
}
```

Desde el punto de vista de la aplicación, se adoptaron (a modo de ejemplo) los siguientes formatos de trama para la transmisión de datos:

### Formato de la trama del LPC1769 a la PC (para enviar los valores del resultado del ADC)

| <b>'#'</b> | valorADC_MSB | valorADC_LSB | <b>'</b> \$' |
|------------|--------------|--------------|--------------|
| 1 byte     | 1 byte       | 1 byte       | 1 byte       |

Suponiendo que "valorADC" sea una variable del tipo uint32\_t o uint16\_t que contenga el resultado de la última conversión, lo que queremos es poder transmitir ese valor (de 12 bits, 0 a 4095) a la PC. Como solo podemos enviar de 8 bits por vez, lo separamos en parte alta y parte baja. En este ejemplo enviamos primero la parte alta y luego la baja, pero el orden es indistinto, siempre y cuando se respete un orden para poder volver a armar el valor en la PC.

- (most significant byte) valorADC\_MSB = (valorADC >> 8) & 0xFF; // desplazo 8 bits y me quedo con la parte alta
- (least significant byte) valorADC\_LSB = valorADC & 0xFF; // me quedo solo con la parte baja

### Formato de la trama de la PC al LPC1769 (para enviar los comandos de iniciar/detener la medición)

| <b>'</b> \$' | 'M'    | '0' o '1' | ' <b>#</b> ' |
|--------------|--------|-----------|--------------|
| 1 byte       | 1 byte | 1 byte    | 1 byte       |

En este caso, el carácter 'M' indica que es un comando para el control de la medición.

'M"1' para iniciar y 'M"0' para detener.

#### Máquina de Estados: RX\_Mensajes()

Espera que lleguen datos por el puerto serie, analiza la trama, identifica los comandos recibidos y da aviso a la máquina de estados que controla la medición según corresponda.



#### Implementación de la máquina de estados: RX\_Mensajes()

```
uint8 t flag IniciarMedicion = 0;
uint8_t flag_DetenerMedicion = 0;
void RX Mensajes(void)
        uint8 t dato;
        static uint8_t index_msg_rx = 0;
         static char msg rx[MAX TRAMA RX] = {0};
        static uint32 t estado rx = ESPERANDO TRAMA;
         // <u>Chequeo</u> <u>si</u> <u>llegó</u> <u>un</u> <u>msje</u>...
        if (!PopRx(&dato)) {
                 // MdE: Análisis de la trama recibida
                 switch (estado rx) {
                          case ESPERANDO TRAMA: // Espero el caracter de inicio de la trama ('$')
                                  if ((char) dato == '$') {
                                          index msg rx = 0;
                                           estado rx = RECIBIENDO TRAMA;
                                  break:
                          case RECIBIENDO_TRAMA:// Recibo y almaceno la trama completa
// Chequeo si llegó el final de la trama ('#')
if ((char)dato != '#') {
                                           msg rx[index msg rx] = (char)dato;
                                           index msg rx++;
                                           if (index msg rx > MAX TRAMA RX)
                                                   estado rx = ESPERANDO TRAMA;
                                   } else {
                                           // msg_rx[0]: 'M' (comando medición ADC)
// msg_rx[1]: '0' detener, '1' iniciar
                                           if ((msg_rx[0]) == 'M') {
                                                    if((msg_rx[1]) == '0') {
                                                            flag DetenerMedicion = 1;
                                                    else if ((msg rx[1]) == '1') {
                                                            flag IniciarMedicion = 1;
                                           estado_rx = ESPERANDO TRAMA;
                                  break;
                          default:
                                   estado rx = ESPERANDO TRAMA;
                                  break;
                 }
       }
```

## Conversor Analógico Digital (ADC, 12bits)

Se configuró para tomar muestras de un solo canal (canal 5, entrada AD0.5, pin P0.31) y trabajar en modo BURST, es decir iniciando automáticamente sucesivas conversiones una a continuación de la otra. *NOTA: La otra opción (No BURST) consiste en iniciar manualmente cada conversión de manera individual, especificando el canal del cual se quiere tomar una muestra.* Se habilitó la interrupción del canal 5 para que interrumpa al finalizar cada conversión. Con respecto a la frecuencia del ADC, al tratarse de una señal de ejemplo tomada desde un potenciómetro, se seleccionó una frecuencia de aproximadamente 1,5kHz. Cambiando el valor cargado en el campo CLKDIV del registro de configuración, se puede aumentar la frecuencia del muestreo.

```
Frecuencia de Muestreo: fADC = fCLK_ADC / (65 * (CLKDIV + 1))

Resultado_ADC = (SEÑAL_ANALOGICA[V] / VREF[V]) * (2<sup>n_bits_ADC</sup> - 1) = (SEÑAL_ANALOGICA[V] / 3,3V) * (4095)
```

A continuación se pueden ver los registros del ADC que se utilizan para su inicialización:

Table 532: A/D Control Register (AD0CR - address 0x4003 4000) bit description

| Bit   | Symbol | Value | Description                                                                                                                                                                                                                                                                                                                                                                                                                                         | Reset<br>value |
|-------|--------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|
| 7:0   | SEL    |       | Selects which of the AD0.7:0 pins is (are) to be sampled and converted. For AD0, bit 0 selects Pin AD0.0, and bit 7 selects pin AD0.7. In software-controlled mode, only one of these bits should be 1. In hardware scan mode, any value containing 1 to 8 ones is allowed. All zeroes is equivalent to 0x01.                                                                                                                                       | 0x01           |
| 15:8  | CLKDIV |       | The APB clock (PCLK_ADC0) is divided by (this value plus one) to produce the clock for the A/D converter, which should be less than or equal to 13 MHz. Typically, software should program the smallest value in this field that yields a clock of 13 MHz or slightly less, but in certain cases (such as a high-impedance analog source) a slower clock may be desirable.                                                                          | 0              |
| 16    | BURST  | 1     | The AD converter does repeated conversions at up to 200 kHz. scanning (if necessary) through the pins selected by bits set to ones in the SEL field. The first conversion after the start corresponds to the least-significant 1 in the SEL field, then higher numbered 1-bits (pins) if applicable. Repeated conversions can be terminated by clearing this bit, but the conversion that's in progress when this bit is cleared will be completed. | 0              |
|       |        |       | Remark: START bits must be 000 when BURST = 1 or conversions will not start. If BURST is set to 1, the ADGINTEN bit in the ADOINTEN register (Table 534) must be set to 0.                                                                                                                                                                                                                                                                          |                |
|       |        | 0     | Conversions are software controlled and require 65 clocks.                                                                                                                                                                                                                                                                                                                                                                                          |                |
| 20:17 | -      |       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                                                                                                                                                                                                                                                                                                                  | NA             |
| 21    | PDN (  | 1     | The A/D converter is operational.                                                                                                                                                                                                                                                                                                                                                                                                                   | 0              |
|       |        | 0     | The A/D converter is in power-down mode.                                                                                                                                                                                                                                                                                                                                                                                                            |                |
| 23:22 | -      |       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                                                                                                                                                                                                                                                                                                                  | NA             |
| 26:24 | START  |       | When the BURST bit is 0, these bits control whether and when an A/D conversion is started:                                                                                                                                                                                                                                                                                                                                                          | 0              |
|       |        | 000   | No start (this value should be used when clearing PDN to 0).                                                                                                                                                                                                                                                                                                                                                                                        |                |
|       |        | 001   | Start conversion now.                                                                                                                                                                                                                                                                                                                                                                                                                               | _              |
|       |        | 010   | Start conversion when the edge selected by bit 27 occurs on the P2.10 / EINT0 / NMI pin.                                                                                                                                                                                                                                                                                                                                                            |                |

Table 534: A/D Interrupt Enable register (AD0INTEN - address 0x4003 400C) bit description

| Bit   | Symbol   | Value | Description                                                                                                        | Reset<br>value |
|-------|----------|-------|--------------------------------------------------------------------------------------------------------------------|----------------|
| 0     | ADINTEN0 | 0     | Completion of a conversion on ADC channel 0 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 0 will generate an interrupt.                                            |                |
| 1     | ADINTEN1 | 0     | Completion of a conversion on ADC channel 1 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 1 will generate an interrupt.                                            |                |
| 2     | ADINTEN2 | 0     | Completion of a conversion on ADC channel 2 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 2 will generate an interrupt.                                            |                |
| 3     | ADINTEN3 | 0     | Completion of a conversion on ADC channel 3 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 3 will generate an interrupt.                                            | _              |
| 4     | ADINTEN4 | 0     | Completion of a conversion on ADC channel 4 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 4 will generate an interrupt.                                            | _              |
| 5     | ADINTEN5 | 0     | Completion of a conversion on ADC channel 5 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 5 will generate an interrupt.                                            |                |
| 6     | ADINTEN6 | 0     | Completion of a conversion on ADC channel 6 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 6 will generate an interrupt.                                            |                |
| 7     | ADINTEN7 | 0     | Completion of a conversion on ADC channel 7 will not generate an interrupt.                                        | 0              |
|       |          | 1     | Completion of a conversion on ADC channel 7 will generate an interrupt.                                            |                |
| 8     | ADGINTEN | 0     | Only the individual ADC channels enabled by ADINTEN7:0 will generate interrupts.                                   | 1              |
|       |          |       | Remark: This bit must be set to 0 in burst mode (BURST = 1 in the AD0CR register).                                 |                |
|       |          | 1     | Only the global DONE flag in ADDR is enabled to generate an interrupt.                                             | _              |
| 31:17 | -        |       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined. | NA             |

Rutina de Inicialización del ADC:

```
void ADC Init(void)
         //1.- Activo <u>la alimentación del ADC desde</u> el <u>registro PCONP</u>
         PCONP = 1 << 12;
         //2.- \underline{\text{Selecciono}} el clock \underline{\text{del}} ADC \underline{\text{como}} 25MHz, PCLK_ADC = 100 \underline{\text{Mhz}} / 4 = 25MHz
         PCLKSEL0 &= \sim (0 \times 03 << 24);
         //3.- Y el divisor \underline{\text{como}} 255 -> clk_ADC = 25MHz/256 = 98kHz
         // NOTA: PCLK ADCO is divided by (this value plus one) to produce the clock for the A/D converter
         ADOCR = 0 \times FF00:
         //4.- <u>Configuro</u> <u>los</u> pines <u>del</u> ADCO
         //AD0.5 (pote): P1[31]->PINSEL3: 30:31
SetPINSEL(P1, 31, PINSEL_FUNC3);
         //5.- Activo interrupción del canal 5
         ADOINTEN = 0 \times 00000020;
         //6.- <u>Selecciono que voy</u> a <u>tomar muestras del</u> canal AD0.5
         AD0CR | = 0 \times 00000020;
         //7.- Activo el ADC (PDN = 1)
         AD0CR |= 1 << 21;
         //8.- Como vamos a trabajar en modo BURTS, pongo los bits de START = 000
         ADOCR &= \sim (0 \times 0 F < < 24);
         // NOTA: El BURST no lo activo ahora, lo hago desde la aplicación.
         //ADOCR |= 1 << 16;
         //9.- Hab<u>ilito interrupción en</u> el NVIC
         ISER0 |= (1 << 22);
}
```

Dado que se va a controlar el funcionamiento del ADC desde la aplicación, se desarrollaron funciones para poder iniciar y detener el modo BURST (ráfaga).

El handler de interrupción, se encarga de leer el registro de datos del canal 5, obtener el resultado de la conversión y promediar una cantidad de muestras (a modo de ejemplo). Cuando calcula el promedio, notifica a la aplicación de que hay un nuevo valor disponible.

```
volatile uint32 t ADC valor;
volatile uint8 t ADC dato disponible;
void ADC IRQHandler(void)
                              uint32 t adc data reg = 0;
                              static uint32_t acumulado = 0;
                              static uint32 t cont = CANT MUESTRAS PROMEDIO;
                              // <u>leo</u> el <u>registro</u> <u>de resultado</u> <u>del</u> canal 5
                              adc data reg = AD0DR5;
                              // chequeo bit DONE == 1 -> hay un resultado disponible
                              if ((adc data reg >> 31) == 0x01) {
                                                           // <a href="obtengo">obtengo</a> <a href="losg">los</a> <a href="12">12</a> <a href="bits">bits</a> <a href="delta">del</a> <a href="value">valor</a> <a href="media">medido</a> <a href="yellow">y</a> <a href="losg">los</a> <a href="acumulo">acumulo</a> <a href="para">para</a> <a href="promedia">promedia</a> <a href="para">promedia</a> <a href="para">para</a> <a hr
                                                            acumulado += (adc data reg >> 4) & 0xFFF;
                                                            // cuando tengo todas la muestras, calculo el promedio
                                                            if (cont == 0) {
                                                                                         ADC valor = acumulado / CANT MUESTRAS PROMEDIO;
                                                                                        acumulado = 0;
                                                                                        cont = CANT_MUESTRAS_PROMEDIO;
                                                                                        ADC dato disponible = 1;
                                                            }
}
```

Table 535: A/D Data Registers (AD0DR0 to AD0DR7 - 0x4003 4010 to 0x4003 402C) bit description

| Bit         | Symbol  | Description                                                                                                                                                                                                                                                                                                                                                                                           | Reset<br>value |  |
|-------------|---------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|--|
| 3:0         | -       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                                                                                                                                                                                                                                                                    |                |  |
| <u>15:4</u> | RESULT  | When DONE is 1, this field contains a binary fraction representing the voltage on the AD0[n] pin, as it falls within the range of $V_{REFP}$ to $V_{REFN}$ . Zero in the field indicates that the voltage on the input pin was less than, equal to, or close to that on $V_{REFN}$ , while 0xFFF indicates that the voltage on the input was close to, equal to, or greater than that on $V_{REFP}$ . |                |  |
| 29:16       | -       | Reserved, user software should not write ones to reserved bits. The value read from a reserved bit is not defined.                                                                                                                                                                                                                                                                                    |                |  |
| 30          | OVERRUN | This bit is 1 in burst mode if the results of one or more conversions was (were) lost and overwritten before the conversion that produced the result in the RESULT bits. This bit is cleared by reading this register.                                                                                                                                                                                |                |  |
| 31          | DONE    | This bit is set to 1 when an A/D conversion completes. It is cleared when this register is read.                                                                                                                                                                                                                                                                                                      | NA             |  |

#### Máquina de Estados: Controlador()

Controla el funcionamiento del ADC (enable/disable modo BURST), se encarga de transmitir los datos disponibles y de mostrar el estado actual y los valores obtenidos en el LCD.



Implementación de la máquina de estados: Controlador()

```
void Controlador(void)
          static uint32 t estado medidor = MEDIDOR RESET;
          static char msg_LCD[2*LARGO_RENGLON];
          // MdE: medición del ADC y transmisión de datos
          switch (estado medidor) {
                    case MEDIDOR RESET:
                                                                         ", LCD_RENGLON_1, 0);
                              LCD DisplayMsg("ADC+UART+LCD
                              LCD_DisplayMsg("@info2 CL2017 ", LCD RENGLON 2, 0);
                              estado_medidor = MEDIDOR_INACTIVO;
                              break;
                    case MEDIDOR INACTIVO:
                              // \frac{-}{\text{chequeo}} \underbrace{\text{si llegó un comando}}_{\text{if (flag_IniciarMedicion) }} \underbrace{\text{para iniciar la medición}}_{\text{t}}
                                        flag IniciarMedicion = 0;
                                        ADC BurstEnable();
                                        LCD DisplayMsg("> MIDIENDO
                                                                                   ", LCD_RENGLON_1, 0);
                                        IO LED Set(IO LED STICK, ON);
                                        estado medidor = MEDIDOR ACTIVO;
                              break;
                    case MEDIDOR_ACTIVO:
                                  \underline{\text{si}} hay \underline{\text{un}} \underline{\text{dato}} \underline{\text{disponible}}, \underline{\text{lo}} \underline{\text{env\'io}} \underline{\text{por}} \underline{\text{el}} \underline{\text{puerto}} \underline{\text{serie}}
                              if (ADC_dato_disponible) {
                                        ADC_dato_disponible = 0;
                                        // transmito <u>la trama con un nuevo dato</u>
                                        PushTx('#');
                                        PushTx((char)((ADC_valor>>8) & 0xFF));
                                        PushTx((char)(ADC valor & 0xFF));
                                        PushTx('$');
                              }
```

```
// <u>chequeo si llegó un comando para detener la medición</u>
        if (flag_DetenerMedicion) {
               flag_DetenerMedicion = 0;
               ADC BurstDisable();
               LCD_DisplayMsg("> ADC INACTIVO ", LCD_RENGLON_1, 0);
               LCD_DisplayMsg("
                                                  ", LCD_RENGLON_2, 0);
               IO LED Set(IO LED STICK, OFF);
               estado medidor = MEDIDOR INACTIVO;
        // <u>actualizo</u> el valor <u>mostrado</u> <u>en</u> el LCD
       if (flag_updateValorLCD) {
               flag updateValorLCD = 0;
               sprintf(msg_LCD, "valorADC=%04d ", ADC_valor);
               LCD_DisplayMsg(msg_LCD, LCD_RENGLON_2, 0);
       break;
default:
        estado medidor = MEDIDOR INACTIVO;
       break;
```

## Inicialización y main()

```
void Kit_Init(void)
        //Configuro el PLL: <u>seteo</u> el clock <u>del micro en</u> 100MHz
        PLL Init();
        //Inicialización de UARTO en 9600-8-E-1
        UARTO Init();
        //Inicialización de ADC en modo burst por interrupción
        ADC_Init();
        //Configuro SysTick para interrupmpir cada 2,5ms (2500us)
        SysTick_Init(2500);
        // <u>Inicializo Entradas/Salidas</u> (IO)
        IO Init();
        // <u>Inicializo</u> LCD
        LCD Init();
int main(void)
        Kit Init();
    while(1) {
       RX Mensajes();
        Controlador();
    return 0 ;
```

# Aplicación en Qt

